您當(dāng)前的位置: 首頁(yè) > 南寧培訓(xùn)網(wǎng) > 南寧信盈達(dá)嵌入式 > 南寧嵌入式開(kāi)發(fā)培訓(xùn) > 南寧嵌入式培訓(xùn)/南寧FPGA系統(tǒng)實(shí)訓(xùn)就業(yè)培訓(xùn)班
班制:夜班
南寧市高新區(qū)總部路1號(hào)南寧—東盟總部基地一期
課程介紹Course Introduction
南寧嵌入式培訓(xùn)/南寧FPGA系統(tǒng)實(shí)訓(xùn)就業(yè)培訓(xùn)班
本課程結(jié)合目前熱門(mén)的FPGA技術(shù),由多年開(kāi)發(fā)經(jīng)驗(yàn)的工程師授課,系統(tǒng)地介紹了FPGA的基本設(shè)計(jì)方法。學(xué)習(xí)FPGA/CPLD概念的基礎(chǔ) 上, Altera公司和Xilinx公司主流FPGA/CPLD的結(jié)構(gòu)與特點(diǎn)。本課程在FPGA應(yīng)用開(kāi)發(fā)方面主要有:初級(jí)篇內(nèi)容包括 Verilog HDL語(yǔ)言基礎(chǔ),Altera公司FPGA設(shè)計(jì)工具Quartus II軟件綜述,F(xiàn)PGA組合邏輯設(shè)計(jì)技術(shù)等,高級(jí)篇內(nèi)容包括FPGA 的硬件設(shè)計(jì)技術(shù),基于Nios II的SOPC系統(tǒng)設(shè)計(jì),NiosII SOPC系統(tǒng)設(shè)計(jì)實(shí)例,系統(tǒng)時(shí)序邏輯設(shè)計(jì)技術(shù)以及基于FPGA的IP核設(shè)計(jì)技術(shù)。
課程大綱
階段:主要幫助學(xué)員了解FPGA系統(tǒng)設(shè)計(jì)的基礎(chǔ)知識(shí),掌握FPGA**小系統(tǒng)硬件電路設(shè)計(jì)方法,學(xué)會(huì)操作QuartusII軟件來(lái)完成FPGA的設(shè)計(jì)和開(kāi)發(fā)。
1..編程邏輯器件簡(jiǎn)介
2.可編程邏輯器件的發(fā)展歷史
3. FPGA/CPLD的基本結(jié)構(gòu)
3.1 FPGA的基本結(jié)構(gòu)
3.2 CPLD的基本結(jié)構(gòu)
3.3 FPGA和CPLD的比較
3.4 FPGA/CPLD的設(shè)計(jì)流程
4. PLD/FPGA的分類(lèi)和使用
5. FPGA關(guān)鍵電路的設(shè)計(jì)(小電路設(shè)計(jì)):
5.1 FPGA管腳設(shè)計(jì)
5.2 下載配置與調(diào)試接口電路設(shè)計(jì)
5.3 高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)
5.4 異步SRAM(ASRAM)存儲(chǔ)器接口電路設(shè)計(jì)
5.5 FLASH存儲(chǔ)器接口電路設(shè)計(jì)
5.6 開(kāi)關(guān)、按鍵與發(fā)光LED電路設(shè)計(jì)
5.7 VGA接口電路設(shè)計(jì)
5.8 PS/2鼠標(biāo)及鍵盤(pán)接口電路設(shè)計(jì)
5.9 RS-232串口
5.10 字符型液晶顯示器接口電路設(shè)計(jì)
5.11 USB2.0接口芯片CY7C68013電路設(shè)計(jì)
5.12 電源電路設(shè)計(jì)
5.13 復(fù)位電路設(shè)計(jì)
5.14 撥碼開(kāi)關(guān)電路設(shè)計(jì)
5.15 i2c總線電路設(shè)計(jì)
5.16 時(shí)鐘電路設(shè)計(jì)
5.17 圖形液晶電路設(shè)計(jì)
第二階段:介紹熟練掌握硬件描述語(yǔ)言(Verilog HDL)是FPGA工程師的基本要求。本節(jié)課程的學(xué)習(xí),學(xué)員可以了解目前流行的 Verilog HDL語(yǔ)言的基本語(yǔ)法,掌握Verilog HDL語(yǔ)言中常用的基本語(yǔ)法。本節(jié)課程學(xué)習(xí),學(xué)員可以設(shè)計(jì)一些簡(jiǎn)單的FPGA程序,掌 握組合邏輯和時(shí)序邏輯電路的設(shè)計(jì)方法。實(shí)戰(zhàn)訓(xùn)練,學(xué)員可以對(duì)Verilog HDL語(yǔ)言有更深入的理解和認(rèn)識(shí)。
2.1 硬件描述語(yǔ)言簡(jiǎn)介
2.1.1 Verilog HDL的特點(diǎn)
2.1.2 Verilog HDL的設(shè)計(jì)流程簡(jiǎn)介
2.2 Verilog模塊的基本概念和結(jié)構(gòu)
2.2.1 Verilog模塊的基本概念
2.2.2 Verilog HDL模塊的基本結(jié)構(gòu)
2.3 數(shù)據(jù)類(lèi)型及其常量及變量
2.4 運(yùn)算符及表達(dá)式
2.4.1 算術(shù)運(yùn)算符
2.4.2 關(guān)系運(yùn)算符
2.4.3 邏輯運(yùn)算符
2.4.4 按位邏輯運(yùn)算符
2.4.5 條件運(yùn)算符
2.4.6 移位運(yùn)算符
2.4.7 拼接運(yùn)算符
2.4.8 縮減運(yùn)算符
2.5 條件語(yǔ)句和循環(huán)語(yǔ)句
2.5.1 條件語(yǔ)句
2.5.2 case 語(yǔ)句
2.5.3 while語(yǔ)句
2.5.4 for語(yǔ)句
2.6 結(jié)構(gòu)說(shuō)明語(yǔ)句
2.6.1 initial語(yǔ)句
2.6.2 always語(yǔ)句
2.6.3 task和function語(yǔ)句
2.7 系統(tǒng)函數(shù)和任務(wù)
2.7.1 標(biāo)準(zhǔn)輸出任務(wù)
2.7.2 仿真控制任務(wù)
2.7.3 時(shí)間度量系統(tǒng)函數(shù)
2.7.4 文件管理任務(wù)
2.8 小結(jié)
第三階段 Altera FPGA設(shè)計(jì)
3.1 Altera高密度FPGA
3.1.1 主流高端FPGA——Stratix系列
3.1.2 內(nèi)嵌高速串行收發(fā)器的FPGA Stratix GX系列
3.2 Altera的Cyclone系列低成本FPGA
3.2.1 新型可編程架構(gòu)
3.2.2 嵌入式存儲(chǔ)資源
3.2.3 專(zhuān)用外部存儲(chǔ)接口電路
3.2.4 支持的接口和**
3.2.5 鎖相環(huán)的實(shí)現(xiàn)
3.2.6 I/O特性
3.2.7 Nios II嵌入式處理器
3.2.8 配置方案
3.3 Altera的MAX II系列CPLD器件
3.4 Quartus II軟件綜述
3.4.1 Quartus II軟件的特點(diǎn)及支持的器件
3.4.2 Quartus II軟件的工具及功能簡(jiǎn)介
3.4.3 Quartus II軟件的用戶(hù)界面
3.5 設(shè)計(jì)輸入
3.5.1 建立工程
3.5.2 建立設(shè)計(jì)
3.6 綜合
3.7 布局布線
3.8 仿真
3.9 編程與配置
3.10 小結(jié)
第四階段:隨著FPGA芯片的性能和密度不斷提高, 基于FPGA產(chǎn)品開(kāi)發(fā)正在逐漸成熟并且在很多領(lǐng)域得到了應(yīng)用。本階段重點(diǎn)學(xué)習(xí)在FPGA產(chǎn)品設(shè)計(jì)核心技術(shù)
4.1 FPGA的硬件設(shè)計(jì)技術(shù)
4.2 基于Nios II的SOPC系統(tǒng)設(shè)計(jì)
4.3 Nios II的SOPC系統(tǒng)的設(shè)計(jì)實(shí)例
4.4 系統(tǒng)時(shí)序邏輯設(shè)計(jì)技術(shù)
4.5 基于FPGA的IP核設(shè)計(jì)技術(shù)
4.6FPGA的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
4.7 基于FPGA的硬件回路仿真器設(shè)計(jì)
第五階段Alter的IP工具
5.1 IP的概念
5.2 Alter可提供的IP
5.3 Alter IP在設(shè)計(jì)中的作用
5.4使用Alter的基本宏功能
5.5使用Alter的IP核
第六階段:總結(jié)答疑,由工程師帶領(lǐng)學(xué)員設(shè)計(jì)項(xiàng)目
質(zhì)量**:
1.每個(gè)班提供充足的實(shí)踐操作和問(wèn)題輔導(dǎo)答疑時(shí)間。**人手一臺(tái)機(jī)、1套實(shí)驗(yàn)器材!
2.所有班級(jí)均采用小班授課,20%理論 60%實(shí)戰(zhàn) 20%項(xiàng)目實(shí)踐。
3.在學(xué)習(xí)期間均會(huì)獲得我公司研發(fā)部幾十位資深高級(jí)工程師、國(guó)際項(xiàng)目經(jīng)理等的技術(shù)支持,除正常學(xué)習(xí)時(shí)間外,其他任何時(shí)間學(xué)員均可前來(lái)進(jìn)行額外實(shí)踐。
4.合格頒發(fā)證書(shū):全國(guó)高新技術(shù)人才《FPGA設(shè)計(jì)》證書(shū)。
5.提供一年的的免費(fèi)技術(shù)支持服務(wù)。
6.優(yōu)秀學(xué)員可以加入信盈達(dá)嵌入式研發(fā)中心就職或者兼職參與項(xiàng)目設(shè)計(jì)。
周末班:上午9:30---15:00 下午:15:00----19:30
晚班:19:00---21:30
全日制班:每周一至周五全天
如需了解更多課程詳情,請(qǐng)撥打我們的免費(fèi)咨詢(xún)電話:13647813730(微信)陽(yáng)老師
在線咨詢(xún)QQ NO1:2237311379 NO2:3133920977
課程熱線 13647813730
客服時(shí)間:早上9點(diǎn)~下午6點(diǎn),其他時(shí)間請(qǐng)?jiān)诰€預(yù)約報(bào)名或留言,謝謝!
學(xué)校介紹University Profile
信盈達(dá)是一家專(zhuān)注于嵌入式產(chǎn)品開(kāi)發(fā)、嵌入式技術(shù)咨詢(xún)、嵌入式解決方案綜合的高新技術(shù)企業(yè),為國(guó)內(nèi)外眾多個(gè)人和企業(yè)客戶(hù)提供基于嵌入式單片機(jī)、ARM、MIPS、FPGA等內(nèi)核整套解決方案和技術(shù)培訓(xùn)、技術(shù)咨詢(xún)等服務(wù),公司下設(shè)有信盈達(dá)實(shí)訓(xùn)學(xué)院和信盈達(dá)研發(fā)中心、信盈達(dá)校企合作中心等三個(gè)服務(wù)團(tuán)隊(duì),專(zhuān)業(yè)從事教學(xué)科研設(shè)備、嵌入式工業(yè)控制器、智能樓宇自動(dòng)化等產(chǎn)品研發(fā)、生產(chǎn)、銷(xiāo)售和服務(wù),為個(gè)人、企業(yè)、高校等提供一站式技術(shù)服務(wù)。
信盈達(dá)集團(tuán)總部成立于廣東省深圳新區(qū)龍華民治,下轄深圳信盈達(dá)科技有限公司、信盈達(dá)嵌入式實(shí)訓(xùn)學(xué)院、信盈達(dá)EDA實(shí)訓(xùn)學(xué)院、深圳信盈達(dá)電子有限公司、信盈達(dá)鄭州分公司、信盈達(dá)廣州分公司。